平方根升余弦滤波器的FPGA实现

时间:2020-08-29 13:43:54 通信工程毕业论文 我要投稿

平方根升余弦滤波器的FPGA实现

全部作者: 薛玉旺 第1作者单位: 北京邮电大学 论文摘要: 为了降低FIR滤波器对FPGA资源的消耗,本文以地面数字电视广播标准中平方根升余弦(SRRC)滤波器为例,介绍了1种利用CSD数对抽头系数进行优化,并采用简化加法器图算法进行改进的并行处理转置型流水线结构实现方法。实际证明该方法确实能减少资源消耗。 关键词: SRRC滤波器,CSD数,简化加法器图算法,转置型,流水线 (浏览全文) 发表日期: 2007年11月20日 同行评议:

(暂时没有)

综合评价: (暂时没有) 修改稿:

【平方根升余弦滤波器的FPGA实现】相关文章:

1.基于fpga 的f.i.r 滤波器设计探讨

2.基于FPGA的HDLC通信模块的实现

3.移动通信小型化滤波器如何实现论文

4.ADPCM语音编解码电路设计及FPGA实现

5.FPGA的原理和设计

6.基于EDA技术的FPGA设计

7.vhdl在FPGA设计中的应用

8.fpga毕业设计开题报告

9.FPGA设计优化及方案改进